特許
J-GLOBAL ID:200903096283834002

画像処理装置

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 喜三郎 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-196217
公開番号(公開出願番号):特開2000-029452
出願日: 1998年07月10日
公開日(公表日): 2000年01月28日
要約:
【要約】【課題】画像処理の各機能を標準化しやすくできると共に処理効率を最大化しやすくする。また、処理効率を最大化できると共に各機能をレベルアップさせたりダウンさせたりしやすくする。【解決手段】この装置は、表示処理を行う表示処理手段を有する。そして、表示処理手段の内部に、原描画イメージバッファブロック42と、透明色データバッファブロック43と、マスクデータバッファブロック44と、バックグランドイメージバッファブロック45と、最終描画イメージバッファブロック46とを設け、各バッファブロックからの独立した要求を受け付け、他のメモリ手段23,26や各バッファブロックにアクセスするメモリ制御部41によってその要求を調停し、各バッファブロックを制御するようにしている。このメモリ制御部41は、要求を受け付けて他のメモリ手段23,26にアクセスする際、その受け付けの優先順位を各バッファブロックに対して付与している。また、5つのバッファブロックは、それぞれリング形式のバッファを有している。
請求項(抜粋):
復号されたデータを表示部に表示させるための表示処理を行う表示処理手段を有する画像処理装置において、上記表示処理手段の内部に、復号された原描画イメージを保存する原描画イメージバッファブロックと、透明色データを保存する透明色データバッファブロックと、表示部に表示するための画像にマスクをかけるためのマスクデータを保存するマスクデータバッファブロックと、張り付け処理される画像の背景画像となるバックグランドイメージを保存するバックグランドイメージバッファブロックと、各処理が施された後の最終描画イメージを保存する最終描画イメージバッファブロックとを設け、各バッファブロックからの独立した要求を受け付け、他のメモリ手段や各バッファブロックにアクセスするメモリ制御部によってその要求を調停し、各バッファブロックを制御するようにしたことを特徴とする画像処理装置。
IPC (7件):
G09G 5/377 ,  G06T 13/00 ,  G06T 1/00 ,  G09G 5/00 555 ,  G09G 5/397 ,  G09G 5/38 ,  H04N 1/21
FI (7件):
G09G 5/36 520 N ,  G09G 5/00 555 M ,  G09G 5/00 555 W ,  G09G 5/38 B ,  H04N 1/21 ,  G06F 15/62 340 D ,  G06F 15/66 J
Fターム (49件):
5B050BA08 ,  5B050BA10 ,  5B050CA05 ,  5B050CA06 ,  5B050EA09 ,  5B050EA19 ,  5B050EA24 ,  5B050FA02 ,  5B057AA20 ,  5B057BA28 ,  5B057CA01 ,  5B057CA08 ,  5B057CA12 ,  5B057CB01 ,  5B057CB08 ,  5B057CB12 ,  5B057CE08 ,  5B057CE17 ,  5B057CH11 ,  5B057CH14 ,  5B057DA16 ,  5B057DB02 ,  5B057DB06 ,  5C073AA03 ,  5C073BA01 ,  5C073BA06 ,  5C073CA02 ,  5C073CE01 ,  5C073CE04 ,  5C082AA24 ,  5C082AA31 ,  5C082AA34 ,  5C082BA12 ,  5C082BA34 ,  5C082BA35 ,  5C082BA43 ,  5C082BB01 ,  5C082BB03 ,  5C082BB15 ,  5C082BB25 ,  5C082BB42 ,  5C082CA18 ,  5C082CA52 ,  5C082CA56 ,  5C082CB01 ,  5C082DA01 ,  5C082DA56 ,  5C082DA61 ,  5C082MM02

前のページに戻る