特許
J-GLOBAL ID:200903096323276075

マルチプロセッサ構成制御装置

発明者:
出願人/特許権者:
代理人 (1件): 鷲田 公一
公報種別:公開公報
出願番号(国際出願番号):特願2001-264998
公開番号(公開出願番号):特開2003-076669
出願日: 2001年08月31日
公開日(公表日): 2003年03月14日
要約:
【要約】【課題】 マルチプロセッサ構成制御装置において、共有メモリを使用することなく、簡易かつ安価な構成で、各制御実行装置の装置構成からの離脱や再起動に対応すること。【解決手段】 プロセッサ数の少ないマルチプロセッサ構成制御装置において、上位装置200,300から制御の要求を受ける複数の制御指示装置110,120間のインタフェースに、簡易な電文インタフェースを用い、設定や制御時には制御可能かどうかの判定を他の制御指示装置に依頼する。また、設定解除指示などの場合は、他の制御指示装置に対して制御の実行を依頼する。
請求項(抜粋):
それぞれ上位装置から制御を受ける複数の制御指示装置と、当該各制御指示装置によって制御される制御実行装置とで構成されるマルチプロセッサ構成制御装置において、前記複数の制御指示装置のうち任意の第1の制御指示装置は、対応する上位装置からの設定要求を受けたとき、他の任意の第2の制御指示装置に対して設定の有無を電文で確認して設定制御の可否を判定し、前記制御実行装置に対して設定制御を行うことを特徴とするマルチプロセッサ構成制御装置。
IPC (2件):
G06F 15/16 620 ,  H04Q 3/545
FI (2件):
G06F 15/16 620 A ,  H04Q 3/545
Fターム (12件):
5B045BB42 ,  5B045BB48 ,  5B045BB49 ,  5B045EE01 ,  5B045GG01 ,  5B045JJ46 ,  5B045KK06 ,  5K026AA02 ,  5K026BB04 ,  5K026CC07 ,  5K026EE01 ,  5K026FF02

前のページに戻る