特許
J-GLOBAL ID:200903096758066390

半導体集積回路

発明者:
出願人/特許権者:
代理人 (1件): 鈴木 喜三郎 (外2名)
公報種別:公開公報
出願番号(国際出願番号):特願平11-340923
公開番号(公開出願番号):特開2001-154911
出願日: 1999年11月30日
公開日(公表日): 2001年06月08日
要約:
【要約】【課題】 8ビットマイコンにおいて、16ビットの即値データを取り扱う際のデータの読み出しに要する処理時間を短縮する。【解決手段】 8ビットのROM11,12を設け、ROM11には奇数アドレス、ROM12には偶数アドレスを設定する。そして、16ビットの即値データを読み出すときには、該当するアドレスに対して同時にデータの読み出しを行い、ROM11から読み出したデータは即値データバス17を介して即値データ転送先判断回路20に出力し、ROM12から読み出したデータは即値データバス18を介して即値データ転送先判断回路20に出力する。そして、この即値データ転送先判断回路20において、ROM11,12からのデータの何れが上位ビットデータであるかを判定し、上位ビットデータはレジスタ22の上位ビット側22Hに、下位ビットデータは下位ビット側22Lに格納する。
請求項(抜粋):
それぞれが複数のアドレスを有する複数の記憶領域と、当該記憶領域のそれぞれと一対一にバス接続され当該バスを介して入力されるデータを保持するデータ保持手段と、前記記憶領域と前記データ保持手段とを接続するバス同士の間を接続するバス間接続手段と、当該バス間接続手段によるバス同士の間の接続を遮断可能な遮断手段と、を備えることを特徴とする半導体集積回路。
IPC (3件):
G06F 12/06 521 ,  G06F 12/06 ,  G06F 9/34 350
FI (3件):
G06F 12/06 521 A ,  G06F 12/06 521 E ,  G06F 9/34 350 B
Fターム (6件):
5B033AA04 ,  5B033DB04 ,  5B033DB12 ,  5B033DC07 ,  5B060DA02 ,  5B060MB02

前のページに戻る