特許
J-GLOBAL ID:200903096966015961

パックされたデータのシフト演算を行うプロセッサ

発明者:
出願人/特許権者:
代理人 (1件): 山川 政樹 (外5名)
公報種別:公表公報
出願番号(国際出願番号):特願平8-519115
公開番号(公開出願番号):特表平10-512069
出願日: 1995年12月01日
公開日(公表日): 1998年11月17日
要約:
【要約】プロセッサ(109)が、制御信号(207)を受け取るように結合されたデコーダ(202)を備える。制御信号は、第1のソース・アドレスと第2のソース・アドレスと宛先アドレスと命令フィールドとを有する。第1のソース・アドレスは第1の場所に対応する。第2のソース・アドレスは第2の場所に対応する。宛先アドレスは第3の場所に対応する。命令フィールドは、あるタイプのパックされたデータのシフト演算を行うことを示す。プロセッサは、デコーダに結合された回路(203)をさらに備える。この回路は、第1の場所に格納されている第1のパックされたデータを第2の場所に格納されている値によってシフトする回路である。この回路はさらに、対応するパックされた結果データを第3の場所に伝達する。
請求項(抜粋):
第1の場所に対応する第1のソース・アドレスと、第2の場所に対応する第2のソース・アドレスと、第3の場所に対応する宛先アドレスと、あるタイプのパックされたデータのシフト演算を行うことを示す命令フィールドとを有する制御信号を受信するように結合されたデコーダと、 前記デコーダに結合され、前記第1の場所に格納されている第1のパックされたデータを前記第2の場所に格納されている値によってシフトし、対応するパックされた結果データを前記第3の場所に伝達する回路とを備えるプロセッサ。
IPC (2件):
G06F 9/315 ,  G06F 7/00
FI (2件):
G06F 9/30 340 D ,  G06F 7/00 103 B
引用特許:
審査官引用 (11件)
全件表示

前のページに戻る