特許
J-GLOBAL ID:200903097209371447

コンピュータ装置

発明者:
出願人/特許権者:
代理人 (1件): 小林 将高
公報種別:公開公報
出願番号(国際出願番号):特願平5-273702
公開番号(公開出願番号):特開平7-129287
出願日: 1993年11月01日
公開日(公表日): 1995年05月19日
要約:
【要約】【目的】 所定のデータ処理を行うコンピュータ装置における節電効果をデータ処理に支障を与えることなく格段に向上できる。【構成】 DRAM3に対するROM4からの所定のプログラムまたはデータ転送終了状態をCPU1が判定してパワー制御回路5,メモリ制御回路12が電源8からROM4に供給される電力を遮断する構成を特徴とする。
請求項(抜粋):
電源から供給される電力により作動するコンピュータ装置において、所定のプログラムまたはデータが記憶されたリードオンリメモリと、前記電源の投入により前記リードオンリメモリから転送される所定のプログラムまたはデータを記憶するダイナミックランダムアクセスメモリと、前記ダイナミックランダムアクセスメモリに対する前記リードオンリメモリからの所定のプログラムまたはデータ転送終了状態を判定して前記電源から前記リードオンリメモリに供給される電力を遮断する電力制御手段とを具備したことを特徴とするコンピュータ装置。
IPC (2件):
G06F 1/32 ,  G06F 12/06 515

前のページに戻る