特許
J-GLOBAL ID:200903097212217041

論理回路

発明者:
出願人/特許権者:
代理人 (1件): 山本 秀策
公報種別:公開公報
出願番号(国際出願番号):特願平8-108277
公開番号(公開出願番号):特開平9-018331
出願日: 1996年04月26日
公開日(公表日): 1997年01月17日
要約:
【要約】【課題】 低電源電圧で高速に動作し、かつリーク電流の小さな論理回路を提供する。【解決手段】 制御端子に印加される電圧に応じて、少なくとも2つの端子間の導通状態を変化させるメインスイッチング手段と、入力端子の電圧を変換し、変換された電圧を該制御端子に出力する電圧変換手段と、を備えている。
請求項(抜粋):
制御端子に印加される電圧に応じて、少なくとも2つの端子間の導通状態を変化させるメインスイッチング手段と、入力端子の電圧を変換し、変換された電圧を該制御端子に出力する電圧変換手段と、を備えた論理回路。
IPC (3件):
H03K 19/0944 ,  H03K 17/687 ,  H03K 19/017
FI (5件):
H03K 19/094 A ,  H03K 19/017 ,  H03K 17/687 A ,  H03K 17/687 F ,  H03K 17/687 G
引用特許:
審査官引用 (1件)
  • 特開平4-357710

前のページに戻る