特許
J-GLOBAL ID:200903097226641237

入力回路

発明者:
出願人/特許権者:
代理人 (1件): 吉武 賢次 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-073980
公開番号(公開出願番号):特開2002-280891
出願日: 2001年03月15日
公開日(公表日): 2002年09月27日
要約:
【要約】【課題】 オーバーシュートから回路を効果的に保護するとともに電源電圧と異なる入力電圧を安全にインターフェースできる入力回路を提供する。【構成】 反転素子(INV、NAND、NOR)を用いることにより、入力端子1における入力信号が立ち上がって反転素子が反転動作を行うまではトランジスタ(TRN)をオーバーシュートを吸収できるようにすることにより、保護動作を行う。負側のオーバーシュートはダイオード(D1)により吸収する。これにより、電源電圧よりも高い入力電圧の安全なインタフェースが可能となる。
請求項(抜粋):
入力端子と、この入力端子と電位供給源の一方との間にソース・ドレインが接続されたMOSトランジスタと、前記入力端子に印加された信号のうちの前記電位供給源の他方側に向かうオーバーシュート分を反転して前記MOSトランジスタのゲートに与える信号反転素子と、前記入力端子と前記電位供給源の一方間に逆方向に接続されたダイオードと、前記MOSトランジスタおよび前記ダイオードよりも下流側に設けられた入力バッファと、を備えた入力回路。
Fターム (8件):
5J056AA01 ,  5J056BB33 ,  5J056CC00 ,  5J056DD13 ,  5J056DD27 ,  5J056DD29 ,  5J056DD55 ,  5J056FF08

前のページに戻る