特許
J-GLOBAL ID:200903097233789320

自動識別レベル制御回路

発明者:
出願人/特許権者:
代理人 (1件): 高橋 詔男 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平10-330044
公開番号(公開出願番号):特開2000-156630
出願日: 1998年11月19日
公開日(公表日): 2000年06月06日
要約:
【要約】【課題】 DUTY劣化を起こさずに、入力信号の識別レベルを制御することができる自動識別レベル制御回路を提供する。【解決手段】 互いに逆相で変化する入力ディジタル信号(ATCIN+,ATCIN-)に対し、各入力信号のピーク電圧値を保持し、各入力信号の識別レベルの基準となる信号としてその保持した電圧値をそれぞれ出力するものであって、かつリセット信号PD1RST,PD2RSTによって保持した電圧値を所定の基準電圧値Vref1,Vref2にそれぞれリセットする1組のピーク値検出回路PD1(62),PD2(64)と、入力信号の変化に応じて所定のタイミングを検出し、ピーク値検出回路PD1,PD2に対して、その検出したタイミングに応じてリセット状態を解除するリセット信号PD1RST,PD2RSTを出力するタイミング検出回路110aとを備えている。
請求項(抜粋):
互いに逆相で変化する入力ディジタル信号に対し、各入力信号のピーク電圧値を保持し、各入力信号の識別レベルの基準となる信号としてその保持した電圧値をそれぞれ出力するものであって、かつリセット信号によって保持した電圧値を所定の基準電圧値にそれぞれリセットする1組のピーク値検出回路と、入力信号の変化に応じて所定のタイミングを検出し、前記ピーク値検出回路に対して、その検出したタイミングに応じてリセット状態を解除するリセット信号を出力するタイミング検出回路とを備えることを特徴とする自動識別レベル制御回路。
IPC (3件):
H03K 5/08 ,  H04L 25/02 ,  H04L 25/03
FI (3件):
H03K 5/08 R ,  H04L 25/02 V ,  H04L 25/03 E
Fターム (14件):
5J039DA13 ,  5J039DA15 ,  5J039DB13 ,  5J039DC04 ,  5J039KK05 ,  5J039KK15 ,  5J039KK36 ,  5J039MM06 ,  5K029CC04 ,  5K029DD15 ,  5K029DD24 ,  5K029EE05 ,  5K029HH08 ,  5K029LL15

前のページに戻る