特許
J-GLOBAL ID:200903097394462488

静電放電保護回路

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-070332
公開番号(公開出願番号):特開2000-269437
出願日: 2000年03月14日
公開日(公表日): 2000年09月29日
要約:
【要約】【課題】 静電放電印加電圧およびESD周波数によるゲート電圧の変化を最小化してESD放電能力を向上することが可能なESD保護回路を提供する。【解決手段】 ESD保護回路は、入力パッドに連結された第1トランジスタ21と、入力パッドと低電位電源との間に接続されたキャパシタ22およびダイオード23と、キャパシタ22とダイオード23との間の接続点と低電位電源との間に接続された第2トランジスタ24と、入力パッドに接続され、ESD電荷の伝達を遅延させる抵抗25とを含む。
請求項(抜粋):
入力パッドに連結された第1トランジスタと、前記入力パッドと低電位電源との間に直列に連結されたキャパシタおよびダイオードと、キャパシタとダイオード間の接続点と低電位電源との間に接続され、高電位電源に応答的な第2トランジスタと、前記入力パッドに接続され、放電電荷の伝達を遅延させる抵抗とを備えることを特徴とする静電放電保護回路。
IPC (6件):
H01L 27/04 ,  H01L 21/822 ,  H01L 21/8238 ,  H01L 27/092 ,  H01L 27/108 ,  H01L 21/8242
FI (3件):
H01L 27/04 H ,  H01L 27/08 321 H ,  H01L 27/10 691
引用特許:
審査官引用 (3件)

前のページに戻る