特許
J-GLOBAL ID:200903097514697760

ストリップラインフィルタ

発明者:
出願人/特許権者:
代理人 (1件): 大田 優
公報種別:公開公報
出願番号(国際出願番号):特願平4-089481
公開番号(公開出願番号):特開平5-259704
出願日: 1992年03月13日
公開日(公表日): 1993年10月08日
要約:
【要約】 (修正有)【目的】 シールドを完全にするとともに、回路基板への高密度実装が可能で、かつ周波数調整を可能にする。【構成】 導体パターンの形成された誘電体基板10を二枚の誘電体基板20a,20bで挟み、表面に導体膜を形成してシールドし、アースする電極23とする。積層体の側面に入出力端子電極21,22を形成するとともに、その間にアース電極23に接続した電極24を形成する。回路基板実装時には、入出力端子電極21,22の形成された側面を下にして搭載し、電極と回路基板の導体パターンを接続する。基板側面に引き出した中間タップで周波数調整もできる。
請求項(抜粋):
誘電体基板の表裏面にスルーホールで接続されて周回する複数の導体パターンを具え、導体パターンの一端は容量を介して入出力端子に接続され、他端は接地されるとともに、それらの導体パターンの中間部から基板端面に導体パターンが引き出されて接地導体との間に容量が形成されたストリップラインフィルタにおいて、その誘電体基板は対向部の寸法が同じである二枚の誘電体基板に挟まれて一体化された積層体となっており、積層体の両主表面にはアース電極が形成され、積層体の一側面に、アース電極とは絶縁され、誘電体基板の容量形成用電極とそれぞれ接続された入出力端子電極が形成され、入出力端子電極間に積層体の当該側面を横切り、表面のアース電極と接続された電極を具えたことを特徴とするストリップラインフィルタ。
引用特許:
審査官引用 (2件)
  • 特開昭59-051606
  • 特開昭63-305609

前のページに戻る