特許
J-GLOBAL ID:200903097570233415

利得制御回路

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 正美
公報種別:公開公報
出願番号(国際出願番号):特願平3-233894
公開番号(公開出願番号):特開平5-055847
出願日: 1991年08月21日
公開日(公表日): 1993年03月05日
要約:
【要約】【目的】 IC化した利得制御回路において、利得を制御するために必要な外部端子ピンの数を減らす。【構成】 外付けされる可変抵抗器R10に一定の電流I30を供給する定電流回路30と、可変抵抗器R10に一定の電流I30を供給したときに、可変抵抗器R10に生じる電圧Vp に対応した出力電流I41を提供する回路20と、この回路20の出力電流I41に対応して利得の変化するアンプ12とを設ける。
請求項(抜粋):
可変抵抗器が外付けされる外部端子ピンと、この外部端子ピンを通じて上記可変抵抗器に一定の電流を供給する定電流回路と、上記可変抵抗器に上記一定の電流を供給したときに、上記外部端子ピンに得られる電圧に対応した出力電流を提供する回路と、この回路の上記出力電流に対応して利得の変化するアンプとが1チップIC化された利得制御回路。
引用特許:
審査官引用 (2件)
  • 特開昭54-000952
  • 特開昭63-146607

前のページに戻る