特許
J-GLOBAL ID:200903097602422207

クロック補正回路

発明者:
出願人/特許権者:
代理人 (1件): 大菅 義之
公報種別:公開公報
出願番号(国際出願番号):特願2000-232758
公開番号(公開出願番号):特開2002-051032
出願日: 2000年08月01日
公開日(公表日): 2002年02月15日
要約:
【要約】【課題】 クロックの位相をそのクロックの1/2周期よりも細かい単位で補正する回路を提供する。【解決手段】 フリップフロップ回路11は、入力クロックの立上りエッジを利用してその入力クロックを2分周する。フリップフロップ回路13は、入力クロックの立下りエッジを利用してその入力クロックを2分周する。検出回路15は出力クロックの位相を補正するための指示を検出する。与えられる指示は、位相を進めるための指示または位相を遅らせるための指示である。タイミング調整回路16は、検出回路15により上記指示が検出されると、その指示の内容に従ってフリップフロップ回路11および13を制御する。
請求項(抜粋):
入力周期信号の立上りエッジを利用してその入力周期信号を分周する第1の分周手段と、上記入力周期信号の立下りエッジを利用してその入力周期信号を分周する第2の分周手段と、上記第1および第2の分周回路の出力に基づいて出力クロックを生成する生成手段と、上記出力クロックの位相を補正するための指示に従って上記第1および第2の分周手段を制御する制御手段と、を有するクロック補正回路。
IPC (3件):
H04L 7/02 ,  G06F 1/12 ,  H03L 7/00
FI (3件):
H03L 7/00 D ,  H04L 7/02 Z ,  G06F 1/04 340 A
Fターム (10件):
5J106AA03 ,  5J106CC59 ,  5J106DD46 ,  5J106DD48 ,  5J106HH02 ,  5K047AA05 ,  5K047GG09 ,  5K047GG24 ,  5K047GG45 ,  5K047MM55

前のページに戻る