特許
J-GLOBAL ID:200903097729221359

電力変換器の出力電圧検出回路

発明者:
出願人/特許権者:
代理人 (1件): 志賀 富士弥 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平4-168128
公開番号(公開出願番号):特開平6-014560
出願日: 1992年06月26日
公開日(公表日): 1994年01月21日
要約:
【要約】【目的】 電力変換器の出力を中間電圧も含めて正確に検出し、また誤差補償回路の構成を容易にする。【構成】 主回路11側は出力電圧の正規化電圧信号Vdに対し量子化誤差の正規化電圧信号をフィードバック信号として積分器20で積分し、この信号を上下限検出器21,22で1ビットのディジタル値に変換して制御回路12側に伝送し、制御回路12側ではフリップフロップ23,24でクロックによるラッチを行って量子化誤差信号を得ると共に、該信号から出力電圧検出値を得る。
請求項(抜粋):
スイッチング素子をブリッジ接続した主回路を有し、制御回路側からの前記スイッチング素子のオン・オフ制御によって主回路の出力電圧を制御する電力変換器において、前記主回路は出力電圧を正規化電圧信号に変換する電圧変換器と、この変換出力と量子化誤差信号の正規化電圧信号との差を積分する積分器と、この積分器の出力を誤差電圧検出信号として1ビットのディジタル値に変換するコンパレータとを備え、前記制御回路は、前記コンパレータのオン・オフ出力を量子化の基準クロック単位で検出して前記量子化誤差信号を得るラッチ回路とを備えたことを特徴とする電力変換器の出力電圧検出回路。

前のページに戻る