特許
J-GLOBAL ID:200903097761759255

表示装置

発明者:
出願人/特許権者:
代理人 (1件): 内原 晋
公報種別:公開公報
出願番号(国際出願番号):特願平3-163253
公開番号(公開出願番号):特開平5-011743
出願日: 1991年07月04日
公開日(公表日): 1993年01月22日
要約:
【要約】【構成】グラフィックメモリ15およびテキストメモリ13とフレームメモリ17との間に、CPU11からの動作命令によって各部を制御する動作制御部と、グラフィックデータ18-1とテキストデータ18-2を合成する演算部と、グラフィックメモリ15,テキストメモリ13,フレームメモリ17の読み書きを制御するメモリ制御部とを含むビットマップ合成装置16を設けた。【効果】テキスト表示とグラフィック表示の合成を高速化し、描画系のソフトウェアとハードウェアの負担を低減できる。
請求項(抜粋):
CPUと、グラフィックメモリと、テキストメモリと、フレームメモリと、前記CPUからの動作命令に応じて動作し前記グラフィックメモリからのグラフィックデータと前記テキストメモリからのテキストデータとを合成して前記フレームメモリへフレームデータを送るとともに前記グラフィックメモリ、前記テキストメモリおよび前記フレームメモリの読み書きを制御するビットマップ合成装置とを有することを特徴とする表示装置。
IPC (3件):
G09G 5/40 ,  G06F 3/153 310 ,  G06F 15/72

前のページに戻る