特許
J-GLOBAL ID:200903097812386270

画像処理装置

発明者:
出願人/特許権者:
代理人 (1件): 川崎 勝弘 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-260172
公開番号(公開出願番号):特開2002-077576
出願日: 2000年08月30日
公開日(公表日): 2002年03月15日
要約:
【要約】【課題】 コストを低減すると共に、画像処理を簡略に行なえる画像処理装置を提供すること。【解決手段】 CCD1で1ラインづつ読み取られたラインデ-タは、画処理LSI2に入力される。画処理LSI2では、読み取られた画デ-タについて拡大する等の変倍処理して出力デ-タを形成し、符号化LSI4に入力する。符号化LSI4は、イメ-ジメモリである2面のバッファX、YとCODEC(符号器-復号器)4bにより構成される。バッファXには、各ラインのデ-タの終端部に形成されている不要画像部分(余白の白デ-タ等)に、順次次ラインのデ-タを上書きする。このため、画処理LSI2と符号化LSI4との間に、デ-タ長を調整するためのバッファは不要となる。
請求項(抜粋):
原稿を1ラインづつ読み取りラインデ-タを形成する手段と、前記ラインデ-タを画像処理する画像処理部と、画像処理部の出力デ-タを一時的に格納するバッファおよびバッファに格納されたデ-タを符号化処理する手段を有する符号化処理部とを備え、前記画像処理部の出力デ-タをバッファに書き込む際に、前ラインの終端部に形成される不要画像部分に次ラインデ-タを上書きすることを特徴とする画像処理装置。
IPC (3件):
H04N 1/387 ,  G06T 1/60 450 ,  H04N 1/21
FI (3件):
H04N 1/387 ,  G06T 1/60 450 D ,  H04N 1/21
Fターム (18件):
5B047AA01 ,  5B047BB02 ,  5B047CB10 ,  5B047EA02 ,  5B047EA05 ,  5B047EB20 ,  5C073BB02 ,  5C073CA02 ,  5C073CE04 ,  5C076AA03 ,  5C076AA11 ,  5C076AA13 ,  5C076AA21 ,  5C076BA03 ,  5C076BA04 ,  5C076BA06 ,  5C076BA08 ,  5C076BA09

前のページに戻る