特許
J-GLOBAL ID:200903097830772358

電子制御装置

発明者:
出願人/特許権者:
代理人 (1件): 恩田 博宣 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2000-082311
公開番号(公開出願番号):特開2001-265745
出願日: 2000年03月23日
公開日(公表日): 2001年09月28日
要約:
【要約】【課題】各種制御を実施するホストプロセッサの処理負荷を低減できる電子制御装置を提供する。【解決手段】マイクロコンピュータ1は、CPU2、DSP3、入力回路4、出力回路5、ROM6、RAM7等を備えている。CPU2は、所定のプログラムに従いエンジン制御を実施する。テーブル・マップの補間演算を行う場合、CPU2は、パラメータの前後の格子点を検索するとともに、その格子点に対応したデータを取得し、これらパラメータ、格子点、データをDSP3に出力する。DSP3は、CPU2から入力されるパラメータ、格子点、データに基づいて補間演算を行い、その補間結果をCPU2へ出力する。
請求項(抜粋):
所定のプログラムに従い各種制御を実施するホストプロセッサと、前記ホストプロセッサからの補間情報に基づいて補間演算を行い、その補間結果をホストプロセッサへ出力するデジタルシグナルプロセッサとを備えたことを特徴とする電子制御装置。
IPC (5件):
G06F 15/16 620 ,  G06F 9/38 370 ,  G06F 15/78 510 ,  G06F 17/17 ,  F02D 45/00 376
FI (5件):
G06F 15/16 620 G ,  G06F 9/38 370 C ,  G06F 15/78 510 G ,  G06F 17/17 ,  F02D 45/00 376 C
Fターム (24件):
3G084BA13 ,  3G084BA15 ,  3G084BA17 ,  3G084DA06 ,  3G084DA13 ,  3G084EB02 ,  3G084EB09 ,  3G084EB26 ,  3G084EC04 ,  3G084FA10 ,  3G084FA11 ,  3G084FA20 ,  3G084FA33 ,  5B013DD03 ,  5B013DD05 ,  5B045GG09 ,  5B045GG12 ,  5B056AA00 ,  5B056BB52 ,  5B056FF00 ,  5B056HH00 ,  5B062AA10 ,  5B062CC05 ,  5B062DD04

前のページに戻る