特許
J-GLOBAL ID:200903097982578727

コンピュータシステム

発明者:
出願人/特許権者:
代理人 (1件): 三好 秀和 (外3名)
公報種別:公開公報
出願番号(国際出願番号):特願平6-322617
公開番号(公開出願番号):特開平8-179994
出願日: 1994年12月26日
公開日(公表日): 1996年07月12日
要約:
【要約】【目的】 メインメモリの二重化によってコンピュータシステム全体の信頼性を向上させる。【構成】 メインメモリを二重化し、CPUが実行するプログラムやデータを並行して同時にそれぞれのメインメモリに書き込み、両方のメインメモリが常に同一の内容の情報を記憶しているようにする。そして、エラーチェック機能部によってマスター側のメモリチェックを行い、エラーが発生すれば直ちにメモリ切替え処理部によってそれまでスレーブ側になっていたメインメモリをマスター側に切り替えて使用し、メインメモリのエラー発生によってもシステムダウンすることなく演算を継続して実行し、システムの信頼性を向上させる。
請求項(抜粋):
二重化されたメインメモリと、CPUからの書込み命令に対して、同一情報を前記二重化されたメインメモリそれぞれに並行して書き込む情報書込み処理部と、前記二重のメインメモリそれぞれのエラーチェックを行うエラーチェック部と、前記エラーチェック部が現在マスターとして使用中のメインメモリのエラーを検出したときに、スレーブ側となっているメインメモリをマスター側に切り替えて使用するメモリ切替え処理部とを備えて成るコンピュータシステム。
IPC (2件):
G06F 12/16 310 ,  G06F 11/16 310

前のページに戻る