特許
J-GLOBAL ID:200903098151512769

復調回路

発明者:
出願人/特許権者:
代理人 (1件): 柏谷 昭司 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平5-319384
公開番号(公開出願番号):特開平7-177194
出願日: 1993年12月20日
公開日(公表日): 1995年07月14日
要約:
【要約】【目的】 準同期検波方式の復調回路に関し、比較的簡単な構成により位相雑音を低減し、且つ位相同期保持範囲を拡大する。【構成】 発振周波数が一定の発振器1と、この発振器1の出力信号を用いて受信変調波信号を復調する復調部2と、復調信号の位相回転を補正する複素演算部3と、同期判定部4と、位相比較部5と、ループフィルタ6と、ディジタル電圧制御発振器7と、スイープ回路8とを備えた準同期検波方式の復調回路に於いて、スイープ回路8を、スイープデータを出力するアキュムレータ9と、第1,第2のセレクタ10,12と、レジスタ11と、検出制御部13とにより構成し、同期外れ時は、高速クロック信号CLK1に従って加算用の設定データDAをアキュムレータ9により累算し、同期引込みにより、低速クロック信号CLK2に従って減算用の設定データDBを累算させて、スイープデータを零とする。
請求項(抜粋):
受信変調波信号を、発振周波数が一定の発振器(1)の出力信号を用いて復調する復調部(2)と、該復調部(2)の出力信号の位相補正を行う複素演算部(3)と、該複素演算部(3)の出力信号を基に同期外れか否かを判定する同期判定部(4)と、前記複素演算部(3)の出力信号を基に周波数及び位相の誤差成分を求める位相比較部(5)と、該位相比較部(5)の出力信号をループフィルタ(6)を介して制御データとして加え、出力信号を前記複素演算部(3)に加えるディジタル電圧制御発振器(7)と、該ディジタル電圧制御発振器(7)の出力信号をスイープさせるスイープ回路(8)とを備えた準同期検波方式の復調回路に於いて、前記スイープ回路(8)は、前記同期判定部(4)の同期外れの判定信号による加算用の設定データを累算して前記制御データに加算するスイープデータを出力し、前記同期判定部(4)の同期引込みの判定信号による減算用の設定データを累算して前記スイープデータを零又は零近傍の値とするアキュムレータ(9)を備えたことを特徴とする復調回路。
IPC (3件):
H04L 27/38 ,  H03L 7/12 ,  H04L 27/22
FI (2件):
H04L 27/00 G ,  H04L 27/22 Z

前のページに戻る