特許
J-GLOBAL ID:200903098171851780

画像表示装置

発明者:
出願人/特許権者:
代理人 (1件): 池内 寛幸 (外5名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-101559
公開番号(公開出願番号):特開2002-297083
出願日: 2001年03月30日
公開日(公表日): 2002年10月09日
要約:
【要約】【課題】 回路構成を複雑とせず、かつ回路占有面積を増大させることなく、発光効率の異なるR,G,Bの発光輝度差を低減する。【解決手段】 画素1は、走査線2と信号線3とに接続された画素選択用NMOSトランジスタ5により選択され、信号線3より画像信号を取り込み、画像信号保持回路6によって記憶する。画像表示スイッチング素子8はNMOSトランジスタであり、ゲート電極が画像表示選択線4に接続され、ソース電極が画像信号保持回路6に接続され、ドレイン電極が画素電極7に接続されている。従って、信号線3から入力された画像信号の画素電極7への供給は、画像表示スイッチング素子8のオン、オフ、すなわち画像表示選択線4により制御される構成となっている。
請求項(抜粋):
複数の画素と、複数の走査線と、複数の信号線とを備えたアクティブマトリックス型の画像表示装置において、さらに複数の画像表示選択線を備え、前記画素が、画素選択トランジスタ、画像信号保持回路、および前記画像表示選択線に供給される信号により制御される画像表示スイッチング素子を有しており、前記画像信号保持回路は前記画素選択トランジスタを介して取り込まれた画像信号を保持し、前記画像表示スイッチング素子は接続されている画像表示選択線が選択されることにより動作して、前記画像信号保持回路の画像信号にて画像を表示させることを特徴とする画像表示装置。
IPC (7件):
G09G 3/20 624 ,  G09G 3/20 641 ,  G09G 3/20 642 ,  G09G 3/22 ,  G09G 3/30 ,  H01J 29/96 ,  H01J 31/12
FI (7件):
G09G 3/20 624 B ,  G09G 3/20 641 E ,  G09G 3/20 642 L ,  G09G 3/22 E ,  G09G 3/30 K ,  H01J 29/96 ,  H01J 31/12 C
Fターム (16件):
5C032AA01 ,  5C036EE04 ,  5C036EF01 ,  5C036EF06 ,  5C036EF09 ,  5C036EG48 ,  5C036EH04 ,  5C080AA06 ,  5C080AA18 ,  5C080BB05 ,  5C080CC03 ,  5C080DD30 ,  5C080FF11 ,  5C080HH10 ,  5C080JJ03 ,  5C080JJ04

前のページに戻る