特許
J-GLOBAL ID:200903098292540103

乱数生成装置

発明者:
出願人/特許権者:
代理人 (1件): 藤村 元彦
公報種別:公開公報
出願番号(国際出願番号):特願平10-232823
公開番号(公開出願番号):特開2000-066592
出願日: 1998年08月19日
公開日(公表日): 2000年03月03日
要約:
【要約】【目的】 暗号理論的に安全な2値乱数を容易に生成することが可能で、小型化に適した乱数生成装置を提供する。【解決手段】 接合を含む半導体素子と、降伏電流が生じる程の逆バイアス電圧を接合に印加する逆バイアス印加手段と、接合を含む電流路に生ずる雑音信号をサンプリングして得られるデジタル信号を乱数として出力するデジタル化回路と、を有する。
請求項(抜粋):
接合を含む半導体素子と、降伏電流が生じる程の逆バイアス電圧を前記接合に印加する逆バイアス印加手段と、前記接合を含む電流路に生ずる雑音信号をサンプリングして得られるデジタル信号を乱数として出力するデジタル化回路と、からなることを特徴とする乱数生成装置。
IPC (3件):
G09C 1/00 650 ,  G06F 7/58 ,  H03K 3/84
FI (3件):
G09C 1/00 650 B ,  G06F 7/58 A ,  H03K 3/84 Z
Fターム (5件):
5J049AA00 ,  5J049AA14 ,  5J049AA15 ,  5J049BB01 ,  5J049CB01
引用特許:
審査官引用 (2件)
  • 特開昭53-138669
  • 特開平2-145010

前のページに戻る