特許
J-GLOBAL ID:200903098366581273

マイクロコンピュータにおけるデータ機密保持回路

発明者:
出願人/特許権者:
代理人 (1件): 岡田 和秀
公報種別:公開公報
出願番号(国際出願番号):特願平11-354030
公開番号(公開出願番号):特開2001-166995
出願日: 1999年12月14日
公開日(公表日): 2001年06月22日
要約:
【要約】【課題】 機密保持を要するプログラムを含むことがあるデータを不揮発性メモリに格納しているマイクロコンピュータにおいて、不揮発性メモリに対する第三者からの不正なアクセスを実質的に不可能にする。【解決手段】 機密データが書き込まれた不揮発性メモリ2内の禁止パラメータ領域11に対して、コントロール信号線8、アドレス信号線9、データ信号線10を介して不揮発性メモリ2への書き込み・読み出し・消去を禁止にする禁止パラメータPinh を書き込む。これにより、禁止パラメータ領域11を監視している禁止パラメータ監視回路12がメモリ制御回路5に不揮発性メモリ2への書き込み・読み出し・消去を禁止するための禁止信号Sinh を出力する。これにより、メモリ制御回路5は不揮発性メモリ2へのアクセスを禁止するため、何人も書き込み・読み出し・消去を二度と行うことができない。
請求項(抜粋):
メモリ制御回路により不揮発性メモリに対する読み書きを制御するマイクロコンピュータにおいて、前記不揮発性メモリに禁止パラメータが書き込まれているか否かを監視し書き込まれているときに前記メモリ制御回路に対してその動作を禁止する禁止信号を出力する禁止パラメータ監視手段を備えていることを特徴とするマイクロコンピュータにおけるデータ機密保持回路。
Fターム (7件):
5B017AA01 ,  5B017BA01 ,  5B017BB03 ,  5B017CA11 ,  5B017CA12 ,  5B017CA15 ,  5B017CA16

前のページに戻る