特許
J-GLOBAL ID:200903098403887590

機能シミュレーションシステム

発明者:
出願人/特許権者:
代理人 (1件): 井島 藤治 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願平3-340998
公開番号(公開出願番号):特開平5-174096
出願日: 1991年12月24日
公開日(公表日): 1993年07月13日
要約:
【要約】【目的】 本発明は論理回路の機能シミュレーションを行う機能シミュレーションシステムに関し、遅延を考慮して正確なシミュレーションを行うことができる機能シミュレーションシステムを提供することを目的としている。【構成】 論理回路の合成を行う回路合成部1と、該回路合成部1で論理合成時に計算した回路の遅延情報を記憶する遅延情報ファイル11を内蔵する遅延時間検索部10と、前記遅延情報ファイル11から読み出された遅延時間データを基に遅延時間を設定する遅延時間設定部2と、該遅延時間設定部2からの遅延時間データを受けて、回路の機能シミュレーションを時間データも含めて行い、シミュレーションの途中でモジュール名,端子名,信号値変化情報を前記遅延時間検索部10に与えるシミュレーション部3とで構成される。
請求項(抜粋):
論理回路の合成を行う回路合成部(1)と、該回路合成部(1)で論理合成時に計算した回路の遅延情報を記憶する遅延情報ファイル(11)を内蔵する遅延時間検索部(10)と、前記遅延情報ファイル(11)から読み出された遅延時間データを基に遅延時間を設定する遅延時間設定部(2)と、該遅延時間設定部(2)からの遅延時間データを受けて、回路の機能シミュレーションを時間データも含めて行い、シミュレーションの途中でモジュール名,端子名,信号値変化情報を前記遅延時間検索部(10)に与えるシミュレーション部(3)とで構成された機能シミュレーションシステム。
IPC (3件):
G06F 15/60 360 ,  G01R 31/28 ,  G06F 11/26 310

前のページに戻る