特許
J-GLOBAL ID:200903098424547536

画像読取装置

発明者:
出願人/特許権者:
代理人 (2件): 長谷川 芳樹 ,  寺崎 史朗
公報種別:公開公報
出願番号(国際出願番号):特願2004-380463
公開番号(公開出願番号):特開2006-186862
出願日: 2004年12月28日
公開日(公表日): 2006年07月13日
要約:
【課題】 撮像素子で生成された画像データの転送処理を効率化することにより、読取対象物に対する処理の精度を向上させること。【解決手段】 この画像読取装置1は、硬貨20で反射された照明光を結像させる結像レンズ36と、硬貨到来センサ41と、結像された像を露光して画像データを生成すると共に、垂直同期信号VDの発生に応じてクロック信号CLに同期させてMビットずつ画像データを出力するCMOSイメージセンサ37と、クロック信号CLと垂直同期信号VDとを生成するCMOSイメージセンサ制御回路42と、画像データを2N×Mビットずつの合成画像データに変換して出力する画像データ取込制御回路44とを備え、画像データ取込制御回路44は、クロック信号CLを2N回繰り返しカウントすると共に、クロック信号CLのカウント数が2Nである場合に合成画像データを出力する。【選択図】 図3
請求項(抜粋):
所定の搬送路を搬送される読取対象物の表面の画像を読み取る画像読取装置において、 前記撮像位置において前記読取対象物で反射された照明光を結像させる結像レンズと、 前記読取対象物が前記撮像位置に到来したことを検出して検出信号を出力する検出部と、 前記検出信号の発生に応じて前記結像レンズによって結像された像を露光して画像データを生成すると共に、垂直同期信号の発生に応じて、所定のクロック信号に同期させてMビット(Mは1以上の整数)ずつ前記画像データを出力するCMOSイメージセンサと、 前記クロック信号と前記垂直同期信号とを生成するCMOSイメージセンサ制御回路と、 前記CMOSイメージセンサから出力された画像データを2N×Mビット(Nは1以上の整数)ずつの合成画像データに変換して出力する画像データ取込制御回路とを備え、 前記画像データ取込制御回路は、前記クロック信号を2N回繰り返しカウントすると共に、前記クロック信号のカウント数が2Nである場合に、前記合成画像データを出力する、 ことを特徴とする画像読取装置。
IPC (3件):
H04N 5/335 ,  G06T 1/60 ,  G07D 5/02
FI (3件):
H04N5/335 Z ,  G06T1/60 450C ,  G07D5/02 104
Fターム (18件):
3E002AA04 ,  3E002BD01 ,  3E002CA01 ,  5B047AA30 ,  5B047BA01 ,  5B047BB01 ,  5B047BC23 ,  5B047CA23 ,  5B047CB25 ,  5B047EA07 ,  5B047EB05 ,  5B047EB17 ,  5C024AX02 ,  5C024CX04 ,  5C024EX42 ,  5C024GX02 ,  5C024GY31 ,  5C024HX32
引用特許:
出願人引用 (1件)
  • 画像入力装置
    公報種別:公開公報   出願番号:特願平11-146586   出願人:オリンパス光学工業株式会社

前のページに戻る