特許
J-GLOBAL ID:200903098840035129

液晶表示装置

発明者:
出願人/特許権者:
代理人 (1件): 山本 秀策
公報種別:公開公報
出願番号(国際出願番号):特願平8-100311
公開番号(公開出願番号):特開平9-288469
出願日: 1996年04月22日
公開日(公表日): 1997年11月04日
要約:
【要約】【課題】 複数の分周クロックを用いることなく、フレームバッファ13への映像データのアクセス速度を低速化し、これにより、回路構成が簡単で、しかも不要輻射の面からも有利な液晶表示装置を得る。【解決手段】 液晶表示装置100において、フレームバッファ13を映像データを複数ビット同時にパラレルにアクセス可能な構成とし、該フレームバッファ13の前段に、A/D変換されたシリアルなデジタル映像データを、複数ビットのパラレルデータに変換する変換部11を設けるとともに、該フレームバッファ13の後段に、複数ビットのパラレルなデジタル映像データをシリアルデータに変換する変換部12を設けた。
請求項(抜粋):
複数の画素をマトリクス状に配列してなる液晶表示パネルを有し、映像信号に基づいて該液晶表示パネル上にて画像表示を行う液晶表示装置であって、外部から供給されたアナログ映像信号に含まれる映像データを、所定の周期でサンプリングしてシリアルなデジタル映像データに変換するA/D変換部と、該シリアルなデジタル映像データを、該サンプリング周期を分周した周期を有する第1のコントロール信号により所定個数づつまとめて、複数ビットのパラレルなデジタル映像データに変換するシリアル-パラレル変換部と、該複数ビットのパラレルなデジタル映像データをパラレルにアクセス可能なメモリ装置と、該メモリ装置から所定ビットのパラレルなデジタル映像データを、該サンプリング周期を分周した周期を有する第2のコントロール信号により読み出して、シリアルなデジタル映像データに変換するパラレル-シリアル変換部とを備えた液晶表示装置。
IPC (2件):
G09G 3/36 ,  H04N 3/223
FI (2件):
G09G 3/36 ,  H04N 3/223

前のページに戻る