特許
J-GLOBAL ID:200903098867075653

積層型分波器

発明者:
出願人/特許権者:
代理人 (1件): 須山 佐一
公報種別:公開公報
出願番号(国際出願番号):特願2004-284321
公開番号(公開出願番号):特開2006-101149
出願日: 2004年09月29日
公開日(公表日): 2006年04月13日
要約:
【課題】減衰特性の向上を図ることができる積層型分波器を提供する。【解決手段】第1の平面上に配置される第1、第2の接地電極と、第2の平面上に配置され、第1、第2の平板電極それぞれと静電的に結合する第1、第2の平板電極と、第3の平面上に配置され、第1、第2の平板電極それぞれと静電的に結合される第3、第4の接地電極から、積層型分波器を構成するローパスフィルタ回路およびハイパスフィルタ回路それぞれの要素である第1、第2の容量素子を構成する。第1、第2の接地電極および第3、第4の接地電極が分離されていることから、第1、第2の容量素子間、ひいてはローパスフィルタ回路とハイパスフィルタ回路間での信号の混入が防止され、積層型分波器の減衰特性の向上が図られる。【選択図】図3
請求項(抜粋):
第1の平面上に配置され、かつそれぞれ接地される第1、第2の接地電極と、 第2の平面上に配置され、かつ前記第1、第2の平板電極それぞれと静電的に結合する第1、第2の平板電極と、 第3の平面上に配置され、前記第1、第2の平板電極それぞれと静電的に結合し、かつそれぞれ接地される第3、第4の接地電極と、 前記第1の平板電極から構成される第1の容量素子を一部に有するローパスフィルタ回路と、 前記第2の平板電極から構成される第2の容量素子を一部に有するハイパスフィルタ回路と、 前記ローパスフィルタ回路および前記ハイパスフィルタ回路が接続される第1の端子と、 前記第1、第2の平板電極それぞれと電気的に接続される第2、第3の端子と、 を具備することを特徴とする積層型分波器。
IPC (2件):
H03H 7/46 ,  H03H 7/075
FI (2件):
H03H7/46 A ,  H03H7/075 Z
Fターム (13件):
5J024AA01 ,  5J024BA04 ,  5J024BA11 ,  5J024BA18 ,  5J024CA03 ,  5J024CA10 ,  5J024DA04 ,  5J024DA29 ,  5J024DA32 ,  5J024DA35 ,  5J024EA01 ,  5J024EA02 ,  5J024KA03
引用特許:
出願人引用 (1件)
  • 積層型分波器
    公報種別:公開公報   出願番号:特願2000-222298   出願人:松下電器産業株式会社
審査官引用 (3件)

前のページに戻る