特許
J-GLOBAL ID:200903099103237035

レーダシステム

発明者:
出願人/特許権者:
代理人 (1件): 高田 守 (外4名)
公報種別:公開公報
出願番号(国際出願番号):特願平7-069119
公開番号(公開出願番号):特開平8-262132
出願日: 1995年03月28日
公開日(公表日): 1996年10月11日
要約:
【要約】【目的】 複数のレーダで構成されるレーダシステムにおいて基準タイミングを元に全てのレーダがレーダ・タイミングを生成することによりタイミングを同期させてタイミングをお互いに監視しあい、同期がはずれたときには再び同期させることを目的とする。【構成】 レーダの基準となるマスタ・レーダ制御装置1、基準タイミングを生成する基準スタート・トリガ生成部2、基準トリガを生成する基準トリガ生成部3、PRIデータを格納するPRIデータ・バッファリング制御部4、それを基準スタート・トリガにより制御するPRIトリガ出力タイミング制御部5、PRIトリガ・タイミングを生成するPRIトリガ生成部6で構成される。
請求項(抜粋):
固定、あるいは低速移動体上の異なる覆域を持つ複数のレーダで構成されるレーダシステムにおいて、レーダ間のレーダ・タイミングの基準となる一定周期の基準スタート・トリガを生成する基準スタート・トリガ生成部と、その基準スタート・トリガにより生成され、各レーダのレーダ・タイミングの基準となる基準トリガを生成する基準トリガ生成部と、入力されるPRI(Pulse Repetition Interval)データのバッファリング制御を行うPRIデータ・バッファリング制御部と、基準スタート・トリガによりPRIデータ・バッファリング制御部の制御を行うPRIトリガ出力タイミング制御部と、PRIデータ・バッファリング制御部より出力されるPRIデータによりPRI周期のPRIトリガを生成するPRIトリガ生成部とを備えたことを特徴とするレーダシステム。
IPC (2件):
G01S 13/87 ,  G01S 7/28
FI (2件):
G01S 13/87 ,  G01S 7/28 Z

前のページに戻る