特許
J-GLOBAL ID:200903099130281801

アドレスパターン発生器

発明者:
出願人/特許権者:
公報種別:公開公報
出願番号(国際出願番号):特願平4-103989
公開番号(公開出願番号):特開平5-281299
出願日: 1992年03月31日
公開日(公表日): 1993年10月29日
要約:
【要約】【目的】 試験するメモリセルの領域を自由に設定した範囲において、規則的なアドレス発生を回路的に発生させる。【構成】 列アドレス発生器4と行アドレス発生器5を同じ構成とし、列アドレス発生器4・行アドレス発生器5は制御回路1からの加算信号19と最大値レジスタ2・3からのアドレス値17・18と初期値レジスタ6・7からのアドレス値33・34とを入力とする。列アドレス発生器4には試験するメモリ10に与えるアドレスに対し、最大値レジスタ2からのアドレス値17との大小を比較する比較回路4Eと、比較出力信号を用いメモリ10に与えるアドレスを切り換える選択回路4Fとを備える。
請求項(抜粋):
制御回路(1) からの加算信号(19)と第1の最大値レジスタ(2) からのアドレス値(17)と第1の初期値レジスタ(6) からのアドレス値(33)を入力とする列アドレス発生器(4) と、制御回路(1) からの加算信号(19)と第2の最大値レジスタ(3) からのアドレス値(18)と第2の初期値レジスタ(7) からのアドレス値(34)を入力とする行アドレス発生器(5) とを備えるアドレスパターン発生器において、列アドレス発生器(4) と行アドレス発生器(5) を同じ構成とし、列アドレス発生器(4) には試験するメモリ(10)に与えるアドレスに対し、最大値レジスタ(2) からのアドレス値(17)との大小を比較する比較回路(4E)と、比較出力信号を用いメモリ(10)に与えるアドレスを切り換える選択回路(4F)とを備えることを特徴とするアドレスパターン発生器。
IPC (2件):
G01R 31/28 ,  G11C 29/00 303

前のページに戻る