特許
J-GLOBAL ID:200903099211023882
フレーム・バツフア・アクセス装置
発明者:
出願人/特許権者:
代理人 (1件):
津川 友士
公報種別:公開公報
出願番号(国際出願番号):特願平3-297498
公開番号(公開出願番号):特開平5-134843
出願日: 1991年11月13日
公開日(公表日): 1993年06月01日
要約:
【要約】【目的】 2次元図形の描画と3次元図形の描画とを並行して行なう場合における描画処理速度を向上する。【構成】 プロセッサ1から出力されるコマンド、データに基づいて描画処理部4によりフレーム・バッファ5に対する2次元図形の描画を行なっている場合に、描画処理部4の休止時間に対応してコマンド選択部3により出力用FIFOメモリ2bを通してGA2からのコマンド、データを選択して描画処理部4によりフレーム・バッファ5に対する3次元図形の描画を行なう。
請求項(抜粋):
複数のアプリケーション・プログラムを実行するプロセッサ(1)(1a)(1b)と、描画処理負荷が大きいアプリケーション・プログラムの実行に際して描画処理の一部を分担する補助描画処理手段(2)と、フレーム・バッファ(5)に対する描画のための処理を行なう描画処理手段(4)と、プロセッサ(1)(1a)(1b)から直接描画処理手段(4)に対して描画処理が指示されており、かつ描画処理手段(4)が実際には描画処理を行なっていないことを条件として補助描画処理手段(2)からの描画コマンドを描画処理手段(4)に供給する制御手段(3)と、補助描画処理手段(2)からの出力のためのFIFOメモリ手段(2b)とを含むことを特徴とするフレーム・バッファ・アクセス装置。
IPC (4件):
G06F 3/153 333
, G06F 15/72
, G09G 5/20
, G09G 5/36
前のページに戻る