特許
J-GLOBAL ID:200903099228239714

保護用回路及び複合型保護用デバイス

発明者:
出願人/特許権者:
代理人 (1件): 西澤 均
公報種別:公開公報
出願番号(国際出願番号):特願平9-173279
公開番号(公開出願番号):特開平11-004535
出願日: 1997年06月12日
公開日(公表日): 1999年01月06日
要約:
【要約】【課題】 ヒューズ機能素子の一過性的過電圧への過剰反応による不測断線防止と被保護回路の過電圧保護を図る。【解決手段】 電源Eと被保護回路Pの間に配設される過電流保護用のヒューズ機能素子5の入力側をバリスタ素子7を介してコモン4の側に接続し、サージ電圧が入力2に到来したときに、バリスタ素子7が直ちに導通し、サージ電圧による電流がヒューズ機能素子5を殆ど流れることなく入力からコモンへ流れるようにして、ヒューズ機能素子5がサージ電圧に過剰反応して断線することを阻止するとともに、バリスタ素子7による過電圧の吸収により被保護回路Pを過電圧から保護する。
請求項(抜粋):
入力が電源の給電ラインとつながり、出力が被保護回路の受電ラインとつながるとともに、入・出力間に過電流により断線するヒューズ機能素子が接続されている保護用回路において、前記ヒューズ機能素子の入力側が、過電圧を吸収するバリスタ素子を介して、電源あるいは被保護回路の共通ラインとつながるコモン側に接続されていることを特徴とする保護用回路。
IPC (2件):
H02H 9/04 ,  H01C 7/10
FI (2件):
H02H 9/04 A ,  H01C 7/10

前のページに戻る