特許
J-GLOBAL ID:200903099633463478
画素クロック生成回路及び画像形成装置
発明者:
,
出願人/特許権者:
代理人 (1件):
鈴木 誠 (外1名)
公報種別:公開公報
出願番号(国際出願番号):特願2001-290469
公開番号(公開出願番号):特開2003-098465
出願日: 2001年09月25日
公開日(公表日): 2003年04月03日
要約:
【要約】【課題】 簡単な構成で、且つ、高精度な画素クロックの位相制御を実現する。【解決手段】 高周波クロックを生成する高周波クロック生成手段11と、該高周波クロック生成手段11から出力される高周波クロックをカウントする計数手段12と、該計数手段12の計数値と画素クロックの遷移タイミングを指示する位相データを比較する比較手段13と、該比較手段13の結果に基づいて画素クロックの遷移を行う画素クロック制御手段14を設ける。
請求項(抜粋):
高周波クロックを生成する高周波クロック生成手段と、前記高周波クロック生成手段から出力される高周波クロックと画素クロックの遷移タイミングを指示する位相データに基づいて画素クロックを生成する画素クロック生成手段と、を有することを特徴とする画素クロック生成回路。
IPC (2件):
FI (3件):
G02B 26/10 Z
, G02B 26/10 B
, B41J 3/00 M
Fターム (10件):
2C362BA56
, 2C362BA68
, 2C362BA70
, 2C362BB37
, 2C362BB38
, 2C362BB39
, 2H045BA22
, 2H045CA88
, 2H045CA97
, 2H045CA98
引用特許:
前のページに戻る