特許
J-GLOBAL ID:200903099981577924

省電力回路

発明者:
出願人/特許権者:
代理人 (1件): 大岩 増雄
公報種別:公開公報
出願番号(国際出願番号):特願2000-174271
公開番号(公開出願番号):特開2001-350526
出願日: 2000年06月09日
公開日(公表日): 2001年12月21日
要約:
【要約】【課題】 リレースイッチのスイッチを入れて主電源回路を起動したときにも、定電圧回路に電源を供給している電源電圧を大幅に低下させることなく、定電圧回路から電源を供給されている制御回路の動作を停止させずに、しかも待機時消費電力を抑える省電力回路を得る。【解決手段】 スタンバイトランス2に二つの出力端子2a、2bを設け、リレースイッチ7に電源を供給する出力端子と定電圧回路5に電源を供給する出力端子をそれぞれ独立させ、定電圧回路5に電源を供給する出力端子2bの電圧を低く抑えることにより待機時における消費電力を低減する。
請求項(抜粋):
主回路、AC電源に接続され上記主回路に電源を供給する主電源回路、上記AC電源と上記主電源回路との間に挿入されたスイッチ回路、このスイッチ回路を制御する制御回路、この制御回路に一定電圧を供給する定電圧回路、および上記AC電源に接続されたスタンバイトランスを備え、上記スタンバイトランスには、上記スイッチ回路と上記定電圧回路にそれぞれ独立した電源を供給する二つの出力端子を設けたことを特徴とする省電力回路。
IPC (2件):
G05F 1/00 ,  H02J 3/00
FI (2件):
G05F 1/00 E ,  H02J 3/00 D
Fターム (14件):
5G066LA10 ,  5H410BB04 ,  5H410CC03 ,  5H410DD02 ,  5H410DD05 ,  5H410EA16 ,  5H410EA28 ,  5H410EA37 ,  5H410EB40 ,  5H410FF03 ,  5H410FF24 ,  5H410FF25 ,  5H410LL04 ,  5H410LL18

前のページに戻る