文献
J-GLOBAL ID:201002206696567913   整理番号:10A0727734

65nm CMOSにおけるワイアレスセンサノード用の200μAデューティサイクルPLL

A 200μA Duty-Cycled PLL for Wireless Sensor Nodes in 65nm CMOS
著者 (6件):
資料名:
巻: 45  号:ページ: 1305-1315  発行年: 2010年07月 
JST資料番号: B0761A  ISSN: 0018-9200  CODEN: IJSCBC  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
ワイアレスセンサネットワーク(WSN)のノードに適した,適度の精度を持ち低消費電力のデューティサイクルPLL(DCPLL)を設計した。バーストモード動作可能な高周波合成に高速起動ディジタル制御発振器(DCO)を採用することで,オフセットとDCOによる周波数エラーが0.25%以下となった。65nm CMOS技術をベースに作製され,10%デューティサイクル,1GHz信号のバーストモード動作では1.3V電源でわずかに200μA以下のきわめて小さな消費電力を実現した。このDCPLLはその適度な精度と低消費電力性により,WSNノード用高周波合成に適している。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (3件):
分類
JSTが定めた文献の分類名称とコードです
発振回路  ,  計算機網  ,  半導体集積回路 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る