文献
J-GLOBAL ID:201002268508721701   整理番号:10A0969203

CCOを基礎にした低電力アナログ-ディジタル変換器

CCO-based low-power analogue-to-digital converter
著者 (3件):
資料名:
巻: 46  号: 18  ページ: 1257-1258  発行年: 2010年09月02日 
JST資料番号: A0887A  ISSN: 0013-5194  CODEN: ELLEAK  資料種別: 逐次刊行物 (A)
記事区分: 短報  発行国: イギリス (GBR)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
斬新で簡単なADCアーキテクチャを提示する。電流制御発振器(CCO)を用いている。従来の消費電力が大きな演算増幅器,比較器およびストリング方式は用いない。この回路はTSMC0.18μm-CMOSでつくる。このADCは1MHzの最大サンプリングレートで10ビット分解能,±1.5LSB積分非直線性,そして±0.25LSB微分非直線性をもつ。1.14GHzのCCO周波数のときに1.8V電源からの消費電力は最大で3.5mWである。用途は大容量記憶,ハードディスクドライブ,ディジタルサーボ,プロセス制御およびイメージセンサデータ処理など広い。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路  ,  半導体集積回路 
タイトルに関連する用語 (3件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る