文献
J-GLOBAL ID:201002277892571680   整理番号:10A1320546

低電力多精度再構成可能乗算器の動的電圧と周波数スケーリング

Dynamic Voltage and Frequency Scaling for Low-power Multi-precision Reconfigurable Multiplier
著者 (4件):
資料名:
巻: 2010 Vol.1  ページ: 45-48  発行年: 2010年 
JST資料番号: A0757A  ISSN: 0271-4302  資料種別: 会議録 (C)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
適応動作精度を用いた可変待ち時間機能ユニットが,何の性能ペナルテイもなしに電力効率の改善のため,大幅な電源電圧とクロック周波数スケーリングを可能にした。各構成ブロックが,独立した低精度乗算器かまたは高精度動作実行のため並列動作である,32×32ビット低電力多精度乗算器について述べた。回路の消費電力を効率的に削減するため,可変精度処理および電源電圧とクロック周波数スケーリングを組み合せた,多精度乗算器を提案した。この乗算器は,ユーザの随意のスループット要求に基づき,高動的電圧/周波数スケーリング回路により,最低消費電力を得るために可能な最低電圧と周波数で動作するように,自動的に乗算器を構成可能である。何のシリコン面積も電力オーバーヘッドもなしに,高性能を得るため,種々のアルゴリズムとトポロジーを探索した。その結果,提案した可変精度乗算器は,同一サイズの固定精度乗算器と比較して,シリコン面積の30%削減と消費電力の13.8%削減を可能にすることを示した。異なる精度下で動作した場合,その乗算器はさらに電力を40~68%削減できた。以上の結果から,提案した多精度乗算器は,諸汎用低電力応用用に非常に魅力的であることを示した。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

準シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (1件):
分類
JSTが定めた文献の分類名称とコードです
集積回路一般 
タイトルに関連する用語 (4件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る