文献
J-GLOBAL ID:201002286485349107   整理番号:10A0682048

90nm CMOS技術で作製した10ビット100MS/s参照なしSAR ADC

A 10-bit 100-MS/s Reference-Free SAR ADC in 90nm CMOS
著者 (7件):
資料名:
巻: 45  号:ページ: 1111-1121  発行年: 2010年06月 
JST資料番号: B0761A  ISSN: 0018-9200  CODEN: IJSCBC  資料種別: 逐次刊行物 (A)
記事区分: 原著論文  発行国: アメリカ合衆国 (USA)  言語: 英語 (EN)
抄録/ポイント:
抄録/ポイント
文献の概要を数百字程度の日本語でまとめたものです。
部分表示の続きは、JDreamⅢ(有料)でご覧頂けます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。
1.2V 10ビット 100MS/s逐次近似(SA)ADCを提案する。この方式ではチップ上に参照発生器の静的電力消費がない参照なし技術を用いるので,高速および低電力動作が可能になる。さらに,コモンモードベース電荷回復スイッチングはスイッチングエネルギーを減少し,変換線形を改善する。変数自己タイミング閉回路は変換速度を改善するために前置増幅器のリセット時間を最適化する。90nm CMOS技術で作製したプロトタイプは1.2Vで動作して3mWの全電力消費,56.6dBの最大SNDR,そして77fJ/変換ステップのFOMであった。このADCの特性を最近報告されたものと比較した。
シソーラス用語:
シソーラス用語/準シソーラス用語
文献のテーマを表すキーワードです。
部分表示の続きはJDreamⅢ(有料)でご覧いただけます。
J-GLOBALでは書誌(タイトル、著者名等)登載から半年以上経過後に表示されますが、医療系文献の場合はMyJ-GLOBALでのログインが必要です。

分類 (2件):
分類
JSTが定めた文献の分類名称とコードです
AD・DA変換回路  ,  半導体集積回路 
タイトルに関連する用語 (5件):
タイトルに関連する用語
J-GLOBALで独自に切り出した文献タイトルの用語をもとにしたキーワードです

前のページに戻る