特許
J-GLOBAL ID:201003000251288522
遊技台
発明者:
出願人/特許権者:
代理人 (2件):
横田 一樹
, 佐原 雅史
公報種別:公開公報
出願番号(国際出願番号):特願2010-185756
公開番号(公開出願番号):特開2010-259837
出願日: 2010年08月23日
公開日(公表日): 2010年11月18日
要約:
【課題】従来よりもプログラムコードを削減し、記憶手段の記憶容量を削減することができる遊技台を提供する。【解決手段】CPUからI/O空間を介してアクセス可能な第1の記憶領域を少なくとも有する記憶手段を備えた遊技台とした。【選択図】図13
請求項(抜粋):
一時的にデータを記憶するためのRAMと、
前記RAMに記憶されるデータを用いて遊技制御を行なうCPUと、を備えた遊技台であって、
前記RAMは、
前記CPUのレジスタから該RAMにデータを転送する場合に、LD命令によってメモリ空間を介して前記データの書き込みが可能とされた第2の記憶領域であるメモリマップドメモリと、
前記CPUのレジスタから該RAMに1バイト長のデータを転送する場合に、前記LD命令よりもプログラムコード量が小さいOUT命令によってI/O空間を介して前記1バイト長のデータの書き込みが可能とされた第1の記憶領域であるI/Oマップドメモリと、を有して構成され、
前記CPUは、
前記RAMの第2の記憶領域に、前記LD命令によって前記メモリ空間を介してデータの書き込みを行い、該RAMの第1の記憶領域に、前記LD命令とは異なる前記OUT命令によって前記I/O空間を介してデータの書き込みを行うことを特徴とする、遊技台。
IPC (2件):
FI (2件):
A63F7/02 326Z
, A63F5/04 512C
Fターム (31件):
2C082AA02
, 2C082BA02
, 2C082BB02
, 2C082BB13
, 2C082BB14
, 2C082BB23
, 2C082BB24
, 2C082BB80
, 2C082BB83
, 2C082BB94
, 2C082CA02
, 2C082CA29
, 2C082CB04
, 2C082CB23
, 2C082CB33
, 2C082CC01
, 2C082CC13
, 2C082CD03
, 2C082CD12
, 2C082CD18
, 2C082CD31
, 2C082CD51
, 2C082CD55
, 2C082DA02
, 2C082DA19
, 2C082DA52
, 2C082DA54
, 2C082DA58
, 2C082DA63
, 2C088CA02
, 2C088CA13
前のページに戻る