特許
J-GLOBAL ID:201003006416203916
出力保護回路
発明者:
出願人/特許権者:
代理人 (5件):
吉武 賢次
, 佐藤 泰和
, 吉元 弘
, 川崎 康
, 箱崎 幸雄
公報種別:公開公報
出願番号(国際出願番号):特願2009-029643
公開番号(公開出願番号):特開2010-187470
出願日: 2009年02月12日
公開日(公表日): 2010年08月26日
要約:
【課題】出力トランジスタのサイズの増大を最小限に抑えながら出力トランジスタを効率よく保護する。【解決手段】出力トランジスタTrの保護回路として、出力トランジスタTrのドレイン電圧VDを監視し、ドレインDに過電圧が印加されたときに出力トランジスタTrをOFFにする過電圧検出保護回路6を用いる。【選択図】図1
請求項(抜粋):
外部の負荷を介して電源に接続される第1の端子にドレインが接続され、GNDに接続される第2の端子にソースが接続され、ゲートに出力制御信号が入力される出力トランジスタと、
前記出力トランジスタの前記ドレインに接続されてドレイン電圧を監視し、前記第1の端子が前記電源に短絡して前記ドレインに過電圧が印加されたときに前記過電圧を検出して過電圧検出信号を出力する過電圧検出回路を含み、前記過電圧検出回路の出力信号と前記出力制御信号とに基づいて前記出力トランジスタのON/OFFを制御する過電圧検出保護回路と、
を備える出力保護回路。
IPC (2件):
FI (2件):
Fターム (21件):
5G013AA02
, 5G013AA04
, 5G013AA16
, 5G013BA01
, 5G013CA10
, 5G053AA01
, 5G053AA02
, 5G053AA14
, 5G053BA04
, 5G053BA06
, 5G053CA02
, 5G053CA05
, 5H740AA08
, 5H740BA12
, 5H740BB07
, 5H740BC01
, 5H740BC02
, 5H740JA01
, 5H740JB01
, 5H740KK01
, 5H740MM02
前のページに戻る