特許
J-GLOBAL ID:201003006534437646

アナログデジタル変換器

発明者:
出願人/特許権者:
代理人 (1件): 家入 健
公報種別:公開公報
出願番号(国際出願番号):特願2009-098874
公開番号(公開出願番号):特開2010-035140
出願日: 2009年04月15日
公開日(公表日): 2010年02月12日
要約:
【課題】従来のアナログデジタル変換器では校正処理のために、別途校正処理を行う期間を設ける必要があった。【解決手段】本発明のアナログデジタル変換器は、基準電圧(REFA及びREFB)を出力する基準電圧生成回路と、基準電圧と入力信号AINの電圧とを比較し、第1の論理値又は第2の論理値を示すデジタル信号を出力する第1、第2の比較器(CMPA及びCMPB)と、第1の比較器CMPAの出力と第2の比較器CMPBの出力とを比較し、第1、第2のオフセット制御信号(ADJA及びADJB)を出力するキャリブレーション回路DCMPと、を有し、第1の比較器CMPAは、第1のオフセット制御信号ADJAに基づき、出力反転閾値レベルに正又は負のオフセット量を設定し、第2の比較器CMPBは、第2のオフセット制御信号ADJBに基づき、出力反転閾値レベルに第1の比較器CMPAと逆の極性のオフセット量を設定する。【選択図】図1
請求項(抜粋):
基準電圧を出力する基準電圧生成回路と、 前記基準電圧と入力信号の電圧とを比較し、第1の論理値又は第2の論理値を示すデジタル信号を出力する第1、第2の比較器と、 前記第1の比較器の出力と前記第2の比較器の出力とを比較し、第1、第2のオフセット制御信号を出力するキャリブレーション回路と、 を有し、 前記第1の比較器は、前記第1のオフセット制御信号に基づき、出力反転閾値レベルに正又は負のオフセット量を設定し、 前記第2の比較器は、前記第2のオフセット制御信号に基づき、出力反転閾値レベルに前記第1、第2の比較器と逆の極性のオフセット量を設定する アナログデジタル変換器。
IPC (1件):
H03M 1/10
FI (1件):
H03M1/10 A
Fターム (7件):
5J022AA06 ,  5J022AC04 ,  5J022BA03 ,  5J022CA09 ,  5J022CD03 ,  5J022CE05 ,  5J022CF01

前のページに戻る