特許
J-GLOBAL ID:201003089384619751

静電気対策素子及びその複合電子部品、並びに、複合基板の製造方法及び静電気対策素子の製造方法

発明者:
出願人/特許権者:
代理人 (3件): 稲葉 良幸 ,  大貫 敏史 ,  深澤 拓司
公報種別:公開公報
出願番号(国際出願番号):特願2009-275715
公開番号(公開出願番号):特開2010-186742
出願日: 2009年12月03日
公開日(公表日): 2010年08月26日
要約:
【課題】繰り返し使用の耐久性が高められた、静電気対策素子等を提供すること。【解決手段】絶縁性表面2aを有する基体2と、該絶縁性表面2a上において相互に離間して対向配置された電極3a,3bと、少なくとも該電極3a,3b間に配置された機能層4とを備える静電気対策素子において、機能層4として、絶縁性無機材料4aのマトリックス中に平均粒径1〜200nmの導電性無機材料4bの粒子が不連続に点在したコンポジットを採用する。【選択図】図1
請求項(抜粋):
絶縁性表面を有する基体と、該絶縁性表面上において相互に離間して対向配置された電極と、少なくとも該電極間に配置された機能層とを備え、 前記機能層は、絶縁性材料のマトリックス中に平均粒径1〜200nmの導電性無機材料が不連続に分散したコンポジットである、 静電気対策素子。
IPC (3件):
H01T 4/10 ,  H01F 27/00 ,  H01T 1/20
FI (3件):
H01T4/10 L ,  H01F15/00 Z ,  H01T1/20 F
Fターム (5件):
5E070AA01 ,  5E070AA05 ,  5E070AB04 ,  5E070BA01 ,  5E070CB04
引用特許:
審査官引用 (4件)
全件表示

前のページに戻る