特許
J-GLOBAL ID:201003090924346812

比較器およびAD変換器

発明者:
出願人/特許権者:
代理人 (1件): 酒井 宏明
公報種別:公開公報
出願番号(国際出願番号):特願2009-066477
公開番号(公開出願番号):特開2010-220049
出願日: 2009年03月18日
公開日(公表日): 2010年09月30日
要約:
【課題】入力電圧と基準電圧との大小関係が一方に偏っている場合においても、回路面積の増大を抑制しつつ、入力換算オフセットを低減させる。【解決手段】比較回路11の前段にスイッチSW1、SW2を設け、スイッチ切り替え部13は、比較回路11に入力される入力信号Vin1、Vin2を互いに入れ替えるようにスイッチSW1、SW2に指示し、比較回路11から論理値‘0’が出力される期間と、比較回路11から論理値‘1’が出力される期間とを均等化させる。【選択図】 図1
請求項(抜粋):
第1の入力信号と第2の入力信号を比較する比較回路と、 前記第1の入力信号と前記第2の入力信号とを互いに入れ替えて前記比較回路に入力する入力入れ替え部と、 前記入力入れ替え部による入力信号の入れ替え結果に基づいて、前記比較回路からの出力を互いに入れ替える出力入れ替え部とを備えることを特徴とする比較器。
IPC (3件):
H03K 5/08 ,  H03M 1/10 ,  H03M 1/36
FI (3件):
H03K5/08 E ,  H03M1/10 A ,  H03M1/36
Fターム (12件):
5J022AA06 ,  5J022BA03 ,  5J022CA09 ,  5J022CB02 ,  5J022CD03 ,  5J022CF01 ,  5J022CF07 ,  5J039DA12 ,  5J039DC05 ,  5J039KK10 ,  5J039KK28 ,  5J039MM16

前のページに戻る