特許
J-GLOBAL ID:201103000059987740
同期整流コンバータ
発明者:
,
,
出願人/特許権者:
,
代理人 (1件):
川久保 新一
公報種別:特許公報
出願番号(国際出願番号):特願平11-162405
公開番号(公開出願番号):特開2000-354370
特許番号:特許第3385235号
出願日: 1999年06月09日
公開日(公表日): 2000年12月19日
請求項(抜粋):
【請求項1】 主トランスの1次巻線に直列接続されている1つ以上のスイッチング素子のスイッチング動作によって、上記主トランスの2次巻線から取り出された交流電圧を同期整流用FET、転流用FET、出力チョークコイル、コンデンサによって整流、平滑し、直流電圧を出力する同期整流コンバータにおいて、上記同期整流コンバータの入力電流または出力電流の値を検出し、電流検出信号を出力する電流検出手段と;上記電流検出信号と、予め定めた電流設定値とを比較する比較手段と;上記電流検出信号が、予め定めた電流設定値と同じになるときに、上記同期整流用FETのゲート電圧の値を、そのスレッシュホールド値以下に制限し、上記同期整流用FETをオフさせるゲートカット手段と;を有し、上記電流設定値は、上記同期整流用FETの動作時における同期整流コンバータの電流-損失特性と、上記同期整流用FETのボディダイオードまたはこれと並列接続されたショットキバリアダイオードの動作時における同期整流コンバータの電流-損失特性との交点またはその近傍に対応する電流値であることを特徴とする同期整流コンバータ。
IPC (3件):
H02M 3/28
, H02J 1/00 307
, H02M 7/21
FI (3件):
H02M 3/28 F
, H02J 1/00 307 Z
, H02M 7/21 A
引用特許:
出願人引用 (3件)
-
同期整流駆動回路
公報種別:公開公報
出願番号:特願平7-331370
出願人:富士通電装株式会社
-
制御極付半導体素子を用いた整流回路
公報種別:公開公報
出願番号:特願平4-179307
出願人:オリジン電気株式会社, 日本電信電話株式会社
-
同期整流回路
公報種別:公開公報
出願番号:特願平8-182928
出願人:富士通電装株式会社
審査官引用 (3件)
-
同期整流駆動回路
公報種別:公開公報
出願番号:特願平7-331370
出願人:富士通電装株式会社
-
制御極付半導体素子を用いた整流回路
公報種別:公開公報
出願番号:特願平4-179307
出願人:オリジン電気株式会社, 日本電信電話株式会社
-
同期整流回路
公報種別:公開公報
出願番号:特願平8-182928
出願人:富士通電装株式会社
前のページに戻る