特許
J-GLOBAL ID:201103001275235920

メモリ装置、ホスト装置、およびメモリシステム

発明者:
出願人/特許権者:
代理人 (1件): 佐藤 隆久
公報種別:公開公報
出願番号(国際出願番号):特願2010-074334
公開番号(公開出願番号):特開2011-209802
出願日: 2010年03月29日
公開日(公表日): 2011年10月20日
要約:
【課題】ホストの属性情報を識別でき、アクセス可能な秘密エリアを限定することが可能なメモリ装置、ホスト装置、およびメモリシステムを提供する。【解決手段】証明書を検証するための認証局の公開鍵情報を格納し、機密性を保証すべきデータを格納する秘密エリアを含む記憶部23と、記憶部23へのアクセスを受信情報に応じて制御する制御部21と、を有し、受信情報は、認証局で認証された証明書情報にアクセス制御情報を付加した情報を含み、制御部21は、公開鍵で証明書の検証を行い、アクセス制御情報を識別し、上記記憶部内のアクセス可能な秘密エリアを制限する。【選択図】図3
請求項(抜粋):
証明書を検証するための認証局の公開鍵情報を格納し、機密性を保証すべきデータを格納する秘密エリアを含む記憶部と、 上記記憶部へのアクセスを受信情報に応じて制御する制御部と、を有し、 上記受信情報は、 認証局で認証された証明書情報にアクセス制御情報を付加した情報を含み、 上記制御部は、 上記公開鍵で上記証明書の検証を行い、上記アクセス制御情報を識別し、上記記憶部内のアクセス可能な上記秘密エリアを制限する メモリ装置。
IPC (6件):
G06F 21/24 ,  G06K 19/073 ,  G06K 19/10 ,  G06K 17/00 ,  G06F 12/14 ,  H04L 9/32
FI (7件):
G06F12/14 530D ,  G06K19/00 P ,  G06K19/00 R ,  G06K17/00 E ,  G06K17/00 T ,  G06F12/14 510D ,  H04L9/00 675B
Fターム (22件):
5B017AA03 ,  5B017BA01 ,  5B017BA05 ,  5B017BB03 ,  5B017CA14 ,  5B017CA16 ,  5B035BB09 ,  5B035CA11 ,  5B035CA29 ,  5B035CA38 ,  5B058CA27 ,  5B058KA31 ,  5B058KA35 ,  5J104AA09 ,  5J104KA02 ,  5J104KA05 ,  5J104KA06 ,  5J104NA16 ,  5J104NA27 ,  5J104NA35 ,  5J104NA37 ,  5J104PA14
引用特許:
出願人引用 (6件)
全件表示
審査官引用 (6件)
全件表示

前のページに戻る