特許
J-GLOBAL ID:201103007735232213

プロセッサ装置

発明者:
出願人/特許権者:
代理人 (1件): 青山 葆
公報種別:特許公報
出願番号(国際出願番号):特願平1-082059
公開番号(公開出願番号):特開平2-259938
特許番号:特許第2904802号
出願日: 1989年03月31日
公開日(公表日): 1990年10月22日
請求項(抜粋):
【請求項1】メモリを備え、アドレスバスが外部と接続できないプロセッサ装置であって、前記メモリに格納されているテストモード用プログラムの任意の番地を指示するアドレス信号を入力する入力端子と、前記入力端子より供給される前記アドレス信号を格納する格納部と、前記メモリに格納されている前記テストモード用プログラムをテストモード時に実行するために、前記格納部に格納される前記アドレス信号をテストモード時に前記メモリに送出するアドレス信号送出部と、を備えたことを特徴とするプロセッサ装置。
IPC (2件):
G06F 11/22 340 ,  G06F 15/78 510
FI (2件):
G06F 11/22 340 C ,  G06F 15/78 510 K
引用特許:
審査官引用 (2件)
  • 特開昭63-133234
  • 特開昭62-143142

前のページに戻る