特許
J-GLOBAL ID:201103020471348702

電源電圧変動抑制回路

発明者:
出願人/特許権者:
代理人 (1件): 加藤 朝道
公報種別:特許公報
出願番号(国際出願番号):特願平11-113139
公開番号(公開出願番号):特開2000-305668
特許番号:特許第3252827号
出願日: 1999年04月21日
公開日(公表日): 2000年11月02日
請求項(抜粋):
【請求項1】ストップクロック端子から入力されるストップクロック信号の値によって休止及び動作状態が制御されるCPUと、前記CPUの電源端子間に前記CPUと並列に挿入されるトランジスタと、前記トランジスタの制御端子に出力端が接続され、基準電圧と、前記トランジスタに流れる電流に比例した電圧とを差動入力し、前記トランジスタに流れる電流が前記基準電圧に比例するように帰還制御する演算増幅器と、前記電源端子間に直列に挿入され制御端子がともに電流値制御端子に接続され、前記電流値制御端子に入力される信号の値によりオン・オフ制御され、且つ一方がオンのとき他方がオフとされる第1、及び第2のスイッチと、を備え、前記第1のスイッチと前記第2のスイッチとの接続点は、時定数回路を介して基準電圧回路と接続され、前記時定数回路の出力端と前記基準電圧回路の出力端との接続点が前記演算増幅器の基準電位の入力端に接続され、前記第1のスイッチがオンのときは、前記演算増幅器には基準電圧として前記基準電圧回路の出力電圧が供給され、前記第2のスイッチがオンのときは、前記演算増幅器には基準電圧として接地電位が供給される、ことを特徴とする電源電圧変動抑制回路。
IPC (4件):
G06F 1/26 ,  G06F 1/04 ,  G06F 15/78 510 ,  H02J 1/00 306
FI (4件):
G06F 1/04 A ,  G06F 15/78 510 P ,  H02J 1/00 306 C ,  G06F 1/00 330 A
引用特許:
審査官引用 (1件)
  • 特開昭61-151723

前のページに戻る