特許
J-GLOBAL ID:201103021799822661

電子回路の階層的次数ランキングされたシミュレーション

発明者:
出願人/特許権者:
代理人 (1件): 大島 陽一
公報種別:公表公報
出願番号(国際出願番号):特願2011-525286
公開番号(公開出願番号):特表2011-528839
出願日: 2009年09月01日
公開日(公表日): 2011年11月24日
要約:
【課題】集積回路設計をシミュレートする方法を提供する。【解決手段】本発明の方法では、ネットリストにおけるノードのノード次数ランキングを決定することができる。ネットリストの回路は、ノード次数ランキングに基づいて静的及び動的電流駆動方式でパーティショニングされることができる。ノード次数パーティショニングに基づいて階層データ構造が構築されることができる。一実施形態では、シミュレーション最適化のために中間ノード次数を動的に結合することができる。その後、回路を1若しくは複数の結合された中間ノード次数に基づいて再パーティショニングすることができる。階層データ構造を用いて求解及び積分を行い、次数ランキングされた階層エンジンを生成することができる。次数ランキングされた階層エンジンについての解析を行うことができる。この時点で、解析に基づいてIC設計のシミュレーションデータがエクスポートされることができる。【選択図】図6
請求項(抜粋):
集積回路設計をシミュレートする方法であって、 最適化された階層ネットリストにアクセスするステップと、 前記最適化された階層ネットリストにおけるノードのノード次数ランキングを決定するステップと、 前記最適化された階層ネットリストの回路を、静的電流駆動方式により、その後に動的電流駆動方式により、前記ノード次数ランキングに基づいてパーティショニングするステップと、 前記パーティショニングに基づいて階層データ構造を構築するステップと、 前記階層データ構造を用いて求解及び積分を行い、次数ランキングされた階層エンジンを生成するステップと、 前記次数ランキングされた階層エンジンについての解析を行うステップと、 前記解析に基づいて前記IC設計のシミュレーションデータをエクスポートするステップとを含むことを特徴とする方法。
IPC (2件):
G06F 17/50 ,  H01L 21/82
FI (2件):
G06F17/50 662G ,  H01L21/82 C
Fターム (26件):
5B046AA08 ,  5B046JA04 ,  5F064AA04 ,  5F064BB01 ,  5F064BB07 ,  5F064CC02 ,  5F064CC09 ,  5F064CC21 ,  5F064CC22 ,  5F064CC23 ,  5F064DD02 ,  5F064DD03 ,  5F064DD04 ,  5F064DD25 ,  5F064EE02 ,  5F064EE03 ,  5F064EE43 ,  5F064EE45 ,  5F064EE47 ,  5F064HH02 ,  5F064HH06 ,  5F064HH08 ,  5F064HH09 ,  5F064HH10 ,  5F064HH13 ,  5F064HH14
引用特許:
出願人引用 (2件) 審査官引用 (2件)

前のページに戻る