特許
J-GLOBAL ID:201103025313238101

同期化回路

発明者:
出願人/特許権者:
代理人 (1件): 京本 直樹 (外2名)
公報種別:特許公告
出願番号(国際出願番号):特願平1-140397
公開番号(公開出願番号):特開平3-006118
出願日: 1989年06月01日
公開日(公表日): 1991年01月11日
請求項(抜粋):
【請求項1】同一のデータ周期でそれぞれ異なる遅延をもつ複数のデータ信号線上に同一サンプリング信号としての制御信号をそれぞれ入力する信号変化同期化部を設け、その制御信号を調整して前記各データ信号線上の信号同期をとる同期化回路において、前記各データ信号線の信号変化を前記データ周期ごとにそれぞれ検出し検出信号をそれぞれ出力する信号変化検出部と、この信号変化検出部の各検出信号とこれら検出信号から前記各データ信号線のうちで前記データ周期中で最も早く変化したデータ信号を検出しこれに前記データ周期より短く前記各遅延より長い所定遅延を与えた遅延信号とを出力する制御部と、この制御部からの各検出信号および各遅延信号が全て入力した時変化し一定時間後に戻る前記制御信号を出力する制御信号発生部とを備えることを特徴とする同期化回路。
IPC (1件):
H03K 5/00
FI (1件):
H03K 5/00 V 7402-5J

前のページに戻る