特許
J-GLOBAL ID:201103027138323012

デジタル処理装置

発明者:
出願人/特許権者:
代理人 (1件): 古谷 栄男 (外2名)
公報種別:特許公報
出願番号(国際出願番号):特願平11-213412
公開番号(公開出願番号):特開2001-044973
特許番号:特許第3404551号
出願日: 1999年07月28日
公開日(公表日): 2001年02月16日
請求項(抜粋):
【請求項1】処理結果データを出力するためのデータ出力端子と、通常のn倍の周波数を有する振り分けクロックを出力する振り分けクロック出力端子と、データ出力端子から出力される処理結果データのフレームを識別するためのデータ識別フラグを出力するデータ識別フラグ出力端子とを備えた処理部と、n倍周波数の振り分けクロックおよびデータ識別フラグに基づいて、互いに1/(2n)周期ずれた第1の振り分けクロックから第nの振り分けクロックを生成する振り分けクロック生成部と、処理部からの処理結果データを受け、振り分けクロックにしたがって、2種類のデータを振り分けつつ、D/A変換する第1から第nのD/A変換部であって、それぞれに対応する第1から第nの振り分けクロックが与えられた第1から第nのD/A変換部と、を備えたデジタル処理装置。
IPC (3件):
H04L 5/22 ,  H03M 1/66 ,  H04S 3/00
FI (3件):
H04L 5/22 Z ,  H03M 1/66 C ,  H04S 3/00 Z
引用特許:
出願人引用 (4件)
  • 特開昭60-240235
  • 特開平4-217133
  • 特開平4-077134
全件表示

前のページに戻る