特許
J-GLOBAL ID:201103029979867028

情報処理システム

発明者:
出願人/特許権者:
代理人 (4件): 高橋 省吾 ,  稲葉 忠彦 ,  村上 加奈子 ,  中鶴 一隆
公報種別:特許公報
出願番号(国際出願番号):特願平11-243033
公開番号(公開出願番号):特開2001-067215
特許番号:特許第3635996号
出願日: 1999年08月30日
公開日(公表日): 2001年03月16日
請求項(抜粋):
【請求項1】 マスターCPU及び複数のスレーブCPUがシステムバスにて接続された情報処理システムにおいて、マスターCPUから複数のスレーブCPUに対し、ファームウェアの書き込み可否を決定するための全スレーブCPUに共通する書き込みモード信号が接続され、マスターCPUは、その内部にファームウェア書換えプログラムを格納し、各スレーブCPUは、MPU、MPU用プログラムが格納され電気的に消去・書込み可能なファームウェア格納用不揮発性メモリ、MPUに対しマスターCPUからのバス権取得要求を発行するレジスタ、バス権取得要求に応じてMPUが発行したバス開放アクノリッジ信号のステータスをマスターCPUがリードするための入力ポート、上記システムバス中のアドレス・制御信号とローカルバス中のアドレス・制御信号を接続するバッファ、上記システムバス中のデータバスとローカルバス中のデータバスを接続する双方向バッファを備え、マスターCPUは、書き込みモード信号をアクティブにした後に、書込み対象であるスレーブCPU内のバス権取得要求を発行するレジスタにアクセスし、システムバス及び開放されたローカルバスを介して書込み対象であるスレーブCPUのファームウェア格納用不揮発性メモリに対してアクセスして、当該書込み対象であるスレーブCPUのファームウェアを書換えることを特徴とする情報処理システム。
IPC (1件):
G06F 11/00
FI (1件):
G06F 9/06 630 A
引用特許:
審査官引用 (5件)
全件表示

前のページに戻る