特許
J-GLOBAL ID:201103030853855006
プログラム可能な誤り制御回路
発明者:
,
,
出願人/特許権者:
代理人 (1件):
特許業務法人プロスペック特許事務所
公報種別:特許公報
出願番号(国際出願番号):特願2000-547715
特許番号:特許第3795328号
出願日: 1999年04月27日
請求項(抜粋):
【請求項1】 ループネットワーク内のハブポートに取り付けられたノードポートを自動的にバイパスするハブポートであって:
a.データを、前記ループネットワークから前記ハブポートへ供給する、入ってくる内部ハブリンク;
b.前記ノードポートと接続される第1回路;および
c.前記第1回路及び前記入ってくる内部ハブリンクに接続され、データを、前記取り付けられたノードポートから前記ループネットワークに出力し、そしてさらに、前記第1回路が前記ノードポートからのデータ中に、特定の期間内にプログラム可能なしきい値を超える特定の数の伝送コードの誤り又はプロトコル違反の誤りを検出したとき、前記ノードポートをバイパスするとともに前記入ってくる内部ハブリンクからのデータを前記ループネットワークに出力する切換え装置;
を備えてなるハブポートであって、
前記第1回路は、前記誤りの統計報告および同第1回路によって実行されたバイパスの数を示すための外に出るデータチャネルを含むハブポート。
IPC (2件):
H04L 12/437 ( 200 6.01)
, H04L 12/42 ( 200 6.01)
FI (2件):
H04L 12/437 B
, H04L 12/42 M
引用特許:
出願人引用 (2件)
-
特開昭57-089353
-
特開昭63-212238
審査官引用 (6件)
全件表示
前のページに戻る