特許
J-GLOBAL ID:201103036574863960

モード設定回路

発明者:
出願人/特許権者:
代理人 (1件): 安富 耕二 (外1名)
公報種別:特許公報
出願番号(国際出願番号):特願平1-036561
公開番号(公開出願番号):特開平2-215225
特許番号:特許第2557703号
出願日: 1989年02月16日
公開日(公表日): 1990年08月28日
請求項(抜粋):
【請求項1】複数のモードで動作可能な主回路部にnビット(nは2以上の整数)のモード設定信号を与えることに依り上記主回路部の動作モードを選択的に設定するモード設定回路に於いて、上記主回路部と同一の基板上に設けられ、上記主回路部のn本の出力が入力の一方にそれぞれ接続されるn個の排他論理和ゲートと、上記主回路部のn本の出力がそれぞれ接続されて上記基板から取り出されるn個の出力端子と、上記n個の排他論理和ゲートの入力の他方に共通に接続されるモード設定端子と、上記基板外に設けられ、上記n個の出力端子の内の1つを選択して上記モード設定端子に接続する選択手段と、上記n個の排他論理和ゲートの各出力に応答して特定の1ビットが他のビットと異なる状態を示すnビットのモード設定信号を出力する設定信号発生手段と、を備え、上記主回路部の動作モードの選択に応じて上記選択手段を動作させることを特徴とするモード設定回路。
IPC (3件):
H03K 19/173 101 ,  H03K 17/00 ,  H03K 19/0175
FI (3件):
H03K 19/173 101 9199-5K ,  H03K 17/00 E 9184-5K ,  H03K 19/00 101 R

前のページに戻る